業(yè)界最具頻率彈性可在線編程的CMOS時(shí)鐘發(fā)生器。新推出的8路時(shí)鐘發(fā)生器Si5350/51內(nèi)置壓控石英晶體
振蕩器(VCXO),能以單一時(shí)鐘IC取代傳統(tǒng)的多器件鎖相環(huán)(PLL)解決方案,與其他時(shí)鐘產(chǎn)品相比,
Si5350/51可提供兩倍的頻率彈性,且可分別降低70%的抖動(dòng)和30%的功耗。Si5350/51時(shí)鐘發(fā)生器針對(duì)成
本敏感的消費(fèi)性電子產(chǎn)品提供最佳化方案,例如數(shù)字錄像機(jī)(DVR)、高清電視(HDTV)、機(jī)頂盒和游戲機(jī)系
統(tǒng),以及打印機(jī)、投影儀、視頻會(huì)議設(shè)備、刀片式服務(wù)器(Blade Server)、單板計(jì)算機(jī)、磁盤陣列
(RAID)系統(tǒng)、超微型基站(Femtocell)及電信客戶端設(shè)備等。
Si5350/51時(shí)鐘發(fā)生器采用MultiSynth技術(shù),可比目前市場(chǎng)上所有的3-PLL或4-PLL時(shí)
鐘發(fā)生器提供更優(yōu)異的頻率彈性、更低的抖動(dòng)、更少的功耗和更小的電路板面積。不同于傳統(tǒng)的時(shí)鐘發(fā)
生器需使用獨(dú)立的PLL去合成每一個(gè)非整數(shù)(non-integer)相關(guān)的輸出頻率,Si5350/51可依據(jù)其8路輸出
時(shí)鐘中的每一個(gè)頻率合成特定的頻率,通過將頻率合成功能集成至?xí)r鐘IC上的輸出分頻器而非PLL中,
Si5350/51可提供等同于8個(gè)PLL所能達(dá)到的頻率合成能力,同時(shí)還能大幅降低板卡面積和功耗。
Si5350/51可產(chǎn)生所有系統(tǒng)時(shí)鐘(音頻、視頻、接口和系統(tǒng)單芯片),并以0 ppm誤差任意合成8個(gè)特定的、
非整數(shù)倍關(guān)系的高達(dá)133 MHz的頻率。Si5350/51可支持石英振蕩器輸入,產(chǎn)生異步頻率;同時(shí)支持同步
的時(shí)鐘輸入或者模擬控制電壓信號(hào)輸入,產(chǎn)生同步頻率,使得多板級(jí)(board-level)時(shí)鐘域的時(shí)鐘由單一
設(shè)備產(chǎn)生.
Si5350/51采用其優(yōu)異的時(shí)鐘技術(shù),非常適用于對(duì)成本敏感的消費(fèi)性電子應(yīng)用,可在不犧牲性能的情況下
大幅降低系統(tǒng)成本、功耗并能滿足空間需求!
Si5350/51時(shí)鐘器件可簡(jiǎn)化系統(tǒng)級(jí)設(shè)計(jì),并可提供多達(dá)6路輸出可進(jìn)行無毛刺信號(hào)的兩種頻率轉(zhuǎn)換,進(jìn)而
簡(jiǎn)化音頻和視頻應(yīng)用中的頻率合成。而這種頻移技術(shù)通常需要某種頻率組合以支持多種格式及顯示標(biāo)準(zhǔn)
,而它也能讓處理器的超頻更為簡(jiǎn)易,且可提升嵌入式應(yīng)用中CPU的性能,并通過動(dòng)態(tài)降低輸出時(shí)鐘頻率
,以節(jié)省板卡的電力.
通過在線ClockBuilder™開發(fā)工具,Si5350時(shí)鐘發(fā)生器可提供定制化可編程管腳。ClockBuilder配置工具
針對(duì)特定應(yīng)用提供完整的時(shí)鐘方案,使設(shè)計(jì)者無需再重新編程軟硬件設(shè)計(jì)。不同于傳統(tǒng)時(shí)鐘IC,
Si5350/51不需要改變金屬掩模以定制化時(shí)鐘頻率.
扣扣36567590 手15820782472
另有可替代SI5351的國產(chǎn)器件,性價(jià)比高,詳情請(qǐng)咨詢。