以桌高速實時頻譜儀為應(yīng)用背景,論述了5 Gsps 采樣率的高速數(shù)據(jù)采集系統(tǒng)的構(gòu)成和設(shè)計要點。著重分析了采集系統(tǒng)的關(guān)鍵部分高速ADC(analogtodigital,模數(shù)轉(zhuǎn)換器)的設(shè)計、系統(tǒng)采樣時鐘設(shè)計、模數(shù)混合信號完整性設(shè)計。 電磁兼容性設(shè)計和基于總線和接口標準(PCIExpress)的數(shù)據(jù)傳輸和處理軟件設(shè)計。在實現(xiàn)了系統(tǒng)硬件的基礎(chǔ)上. 采用Xilinx 公司ISE軟件的在線邏輯分析儀(ChipScopePro)測試了ADC 和采樣時鐘的性能,實測表明整體指標達到設(shè)計要求。給出上位機對采集數(shù)據(jù)進行處理的結(jié)果,表明系統(tǒng)實現(xiàn)了數(shù)據(jù)的實時采集存儲功能。
關(guān)鍵詞:高速數(shù)據(jù)采集;高速ADC:FPGA:PCIExpress
5Gsps高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
(勾選中文件為要刪除文件)
您即將訪問的地址是其它網(wǎng)站的內(nèi)容,MSCBSC將不再對其安全性和可靠性負責(zé),請自行判斷是否繼續(xù)前往
繼續(xù)訪問 取消訪問,關(guān)閉