百科解釋
FPGA微電子技術(shù)簡介 現(xiàn)場可編程門陣列FPGA是有許多微小的邏輯單元組成的內(nèi)部陣列,單元間的連接通過其周圍的 布線通道互連實(shí)現(xiàn),邏輯單元及布線通道可山用戶現(xiàn)場配置。近幾年來,山于微電子技術(shù)的迅 猛發(fā)展,使得FPGA的性能指標(biāo)也大大改進(jìn),規(guī)模越來越大,功能越來越全,時(shí)間性能越來越好 。因而FPGA在數(shù)字系統(tǒng)設(shè)計(jì)中占據(jù)了越來越重要的位置。FLEX10K系列FPGA,規(guī)模從一萬門到 十萬門,可提供720~5392個(gè)觸發(fā)器及6144~24576位RAM,提供30ns、40ns積50ns等幾個(gè)速率 等級(jí),可適應(yīng)18~105MHz的信號(hào)處理速率。FLEX10K系列FPGA主要山輸入輸出單元IOE、掩埋陣 列EAN、邏輯陣列LAN及內(nèi)部連線組成。EAN是在輸入和輸出端口加有機(jī)存器的RAM塊,其容量可 靈活變化。所以,EAB不僅可以用于存儲(chǔ)器,還可以事先寫入查表值來用它構(gòu)成如乘法器、糾 錯(cuò)邏輯等電路。當(dāng)用于RAM時(shí),EAN可配制成多種形式的字寬和容量。 LAN主要用于邏輯電路設(shè)計(jì),一個(gè)LAN包括8個(gè)邏輯單元LE,每一個(gè)LAN提供4個(gè)控制信號(hào)及其反 相信號(hào),其中兩個(gè)可用于時(shí)鐘信號(hào)。每一個(gè)LE包括組合邏輯及一個(gè)可編程觸發(fā)器。觸發(fā)器可 被配成D,T,JK,RS等各種形式。IOE提供全局的時(shí)鐘及清零信號(hào)輸入端口,還提供具有可編程 性的各種輸入輸出端口,如低噪聲端
移動(dòng)通信網(wǎng) | 通信人才網(wǎng) | 更新日志 | 團(tuán)隊(duì)博客 | 免責(zé)聲明 | 關(guān)于詞典 | 幫助