詞語(yǔ)解釋
宏單元是指在無(wú)線通信中,由多個(gè)小單元組成的一個(gè)大單元,它可以提高通信系統(tǒng)的效率。宏單元在無(wú)線通信系統(tǒng)中的應(yīng)用是將多個(gè)小單元的信號(hào)組合在一起,形成一個(gè)大單元,這樣可以提高信號(hào)的傳輸效率。 宏單元的應(yīng)用主要有以下幾點(diǎn): 1、宏單元可以有效地提高信號(hào)的傳輸效率,可以減少信號(hào)的誤碼率,從而提高信號(hào)的可靠性。 2、宏單元可以實(shí)現(xiàn)無(wú)線通信系統(tǒng)的資源利用率,減少信號(hào)的抖動(dòng),提高信號(hào)的傳輸質(zhì)量。 3、宏單元可以提高無(wú)線通信系統(tǒng)的可靠性,減少信號(hào)的丟失,提高信號(hào)的傳輸效率。 4、宏單元可以提高無(wú)線通信系統(tǒng)的容量,提高信號(hào)的傳輸距離,提高信號(hào)的傳輸速率。 宏單元的應(yīng)用在無(wú)線通信系統(tǒng)中發(fā)揮著重要作用,它可以有效地提高信號(hào)的傳輸效率,提高信號(hào)的可靠性,減少信號(hào)的抖動(dòng),提高信號(hào)的傳輸質(zhì)量,提高信號(hào)的傳輸距離,提高信號(hào)的傳輸速率,提高無(wú)線通信系統(tǒng)的容量,從而提高無(wú)線通信系統(tǒng)的效率。 宏單元(或邏輯單元)是PLD/FPGA的最基本單元,不同產(chǎn)品對(duì)這種基本單元的叫法不同,如LE,MC,CLB,Slices等,但每個(gè)基本單元一般都包括兩部分,一部分實(shí)現(xiàn)組合邏輯,另一部分實(shí)現(xiàn)時(shí)序邏輯。各個(gè)廠家的定義可能不一樣。對(duì)ALTERA的芯片,每個(gè)基本單元含一個(gè)觸發(fā)器;對(duì)Xilinx的部分芯片,每個(gè)基本單元單元含兩個(gè)觸發(fā)器。一般不用“門(mén)”的數(shù)量衡量PLD/FPGA的大小,因?yàn)楦骷覍?duì)門(mén)數(shù)的算法不一樣,象ALTERA和Xilinx對(duì)門(mén)的計(jì)算結(jié)果就差了一倍,推薦用觸發(fā)器的多少來(lái)衡量芯片的大小。如10萬(wàn)門(mén)的Xilinx的XC2S100有1200個(gè)slices,即含2400個(gè)觸發(fā)器;5萬(wàn)門(mén)的ALTERA的1K50則含2880個(gè)LE,即2880個(gè)觸發(fā)器
宏單元(或邏輯單元)是PLD/FPGA的最基本單元,不同產(chǎn)品對(duì)這種基本單元的叫法不同,如LE,MC,CLB,Slices等,但每個(gè)基本單元一般都包括兩部分,一部分實(shí)現(xiàn)組合邏輯,另一部分實(shí)現(xiàn)時(shí)序邏輯。各個(gè)廠家的定義可能不一樣。對(duì)ALTERA的芯片,每個(gè)基本單元含一個(gè)觸發(fā)器;對(duì)Xilinx的部分芯片,每個(gè)基本單元單元含兩個(gè)觸發(fā)器。一般不用“門(mén)”的數(shù)量衡量PLD/FPGA的大小,因?yàn)楦骷覍?duì)門(mén)數(shù)的算法不一樣,象ALTERA和Xilinx對(duì)門(mén)的計(jì)算結(jié)果就差了一倍,推薦用觸發(fā)器的多少來(lái)衡量芯片的大小。如10萬(wàn)門(mén)的Xilinx的XC2S100有1200個(gè)slices,即含2400個(gè)觸發(fā)器;5萬(wàn)門(mén)的ALTERA的1K50則含2880個(gè)LE,即2880個(gè)觸發(fā)器
抱歉,此頁(yè)面的內(nèi)容受版權(quán)保護(hù),復(fù)制需扣除次數(shù),次數(shù)不足時(shí)需付費(fèi)購(gòu)買(mǎi)。
如需下載請(qǐng)點(diǎn)擊:點(diǎn)擊此處下載
掃碼付費(fèi)即可復(fù)制
IrOBEX | IBASIC | GS-EDFA | GOEP | GIAC | 幀中繼數(shù)據(jù)傳輸業(yè)務(wù) | 光纖電纜 | EDACS | DIAC | 通信衛(wèi)星 | AR-ADDR | AM-ADDR |
移動(dòng)通信網(wǎng) | 通信人才網(wǎng) | 更新日志 | 團(tuán)隊(duì)博客 | 免責(zé)聲明 | 關(guān)于詞典 | 幫助