安全芯片中密碼算法的多IP核集成方法

相關(guān)專題: 芯片

信息社會(huì)中,基于密碼算法設(shè)計(jì)的安全芯片,能夠?yàn)橛脩舻拿舾行畔⑻峁┯行У臋C(jī)密性與完整性保護(hù)。信息化的不斷深入使得人們對(duì)信息安全服務(wù)的需求呈現(xiàn)使用簡(jiǎn)單化、功能多樣化、高度集成化等趨勢(shì)。這要求安全芯片在單一的硬件平臺(tái)上,最大限度地提供多樣的密碼服務(wù),并且具備標(biāo)準(zhǔn)統(tǒng)一的對(duì)外服務(wù)接口。功能多樣化與高度集成化,已經(jīng)成為當(dāng)前以及今后安全芯片設(shè)計(jì)的必然要求。

安全芯片的功能多樣化設(shè)計(jì)要求可以由軟件方式實(shí)現(xiàn),也可通過集成多個(gè)硬件密碼算法IP核完成。由于密碼算法IP核集成安全性較高,在向外提供密碼服務(wù)時(shí),數(shù)據(jù)處理速度較快,且不占用主控制器運(yùn)算資源,相對(duì)于軟件實(shí)現(xiàn)方法,更適合于安全芯片的實(shí)際應(yīng)用需要。因此,在已有的多功能安全芯片設(shè)計(jì)中,一般采取多密碼算法IP核集成,實(shí)現(xiàn)安全芯片功能多樣化。

1 密碼算法多IP核集成要求及方法

在單一硬件平臺(tái)上集成多個(gè)密碼算法IP核,需要滿足三條基本設(shè)計(jì)要求:

第一,硬件平臺(tái)運(yùn)行頻率與IP核運(yùn)算頻率的不一致要求。通常情況下,設(shè)計(jì)者在進(jìn)行IP核實(shí)現(xiàn)時(shí),出于數(shù)據(jù)處理速度的需要,一般都會(huì)盡量提高IP核運(yùn)算頻率,以實(shí)現(xiàn)對(duì)數(shù)據(jù)的高速處理。要求硬件平臺(tái)與IP核具備同樣的時(shí)鐘頻率是不現(xiàn)實(shí)的,因?yàn)橛布脚_(tái)的運(yùn)行頻率往往依賴于這一平臺(tái)所采用的主控制器運(yùn)行頻率,而要提高主控制器的運(yùn)行頻率,以達(dá)到與不同IP核運(yùn)算頻率一致,不具有實(shí)際可行性。在具體實(shí)現(xiàn)多IP核集成時(shí),密碼算法IP核運(yùn)算頻率會(huì)遠(yuǎn)高于硬件平臺(tái)的運(yùn)行頻率,各IP核的運(yùn)算頻率也不盡相同。因此,要實(shí)現(xiàn)IP核與硬件平臺(tái)掛接集成,需首先解決硬件平臺(tái)與IP核的時(shí)鐘不一致問題。

第二,硬件平臺(tái)與IP核、不同IP核之間處理數(shù)據(jù)位寬的不一致要求。同樣是出于提高數(shù)據(jù)處理速度考慮,設(shè)計(jì)者在設(shè)計(jì)IP核時(shí),一般采用較大的數(shù)據(jù)位寬。實(shí)現(xiàn)不同數(shù)據(jù)位寬的轉(zhuǎn)換,是IP核能否正確處理數(shù)據(jù)的基本條件。

第三,能夠靈活調(diào)用不同IP核的功能,對(duì)目標(biāo)數(shù)據(jù)進(jìn)行相應(yīng)處理。單一硬件平臺(tái)與多IP核的掛接集成,需要相應(yīng)機(jī)制來最終實(shí)現(xiàn)對(duì)不同IP核功能的靈活調(diào)用。通過IP功能調(diào)用機(jī)制,硬件平臺(tái)可以完成多個(gè)IP核對(duì)不同數(shù)據(jù)的同步運(yùn)算處理,也可以單獨(dú)調(diào)用某一IP核進(jìn)行數(shù)據(jù)處理。

基于上述多IP核集成設(shè)計(jì)要求,當(dāng)前文獻(xiàn)中已有的實(shí)現(xiàn)方法主要有:

方法一,使用第三方專用系統(tǒng)總線,實(shí)現(xiàn)多IP核集成。采用第三方專用系統(tǒng)總線,將不同IP核與總線掛接,實(shí)現(xiàn)多IP核集成。其優(yōu)點(diǎn)在于:專用系統(tǒng)總線功能強(qiáng)大,支持不同頻率、不同端口的IP核集成,能夠進(jìn)行多個(gè)IP核對(duì)不同數(shù)據(jù)的同步運(yùn)算處理,便于系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)。但由于需要采用第三方總線,因而芯片的研發(fā)成本會(huì)相應(yīng)增加。

方法二,為每個(gè)IP核配備專用雙端口數(shù)據(jù)存儲(chǔ)器,實(shí)現(xiàn)多IP核集成。采用配備雙端口存儲(chǔ)器可以滿足硬件平臺(tái)與IP核異頻處理要求,能夠?qū)崿F(xiàn)不同數(shù)據(jù)位寬之間的轉(zhuǎn)換,能夠進(jìn)行多個(gè)IP核對(duì)不同數(shù)據(jù)的同步運(yùn)算處理。在進(jìn)行系統(tǒng)前端設(shè)計(jì)時(shí),設(shè)計(jì)簡(jiǎn)單且實(shí)現(xiàn)方便。但由于密碼服務(wù)是一個(gè)有序的過程,為每個(gè)IP核均配備專用存儲(chǔ)區(qū),會(huì)造成系統(tǒng)資源浪費(fèi),且極大地增加了芯片后端設(shè)計(jì)中的布局布線難度。

在分析上述兩種集成方法基礎(chǔ)上,本文基于方法二,給出了一種改進(jìn)的多IP核集成設(shè)計(jì)方法。方法采用IP橋接技術(shù),將同一雙端口存儲(chǔ)器與不同IP核進(jìn)行動(dòng)態(tài)重構(gòu),實(shí)現(xiàn)多IP核集成。與方法一相比,采用IP橋接技術(shù)實(shí)現(xiàn)多IP核集成可以顯著減少芯片的研發(fā)成本;與方法二相比,改進(jìn)方法不僅能夠有效整合芯片內(nèi)部資源,還可以降低系統(tǒng)功耗,提高芯片的整體性能。

2 IP橋接技術(shù)設(shè)計(jì)原理與具體實(shí)現(xiàn)

IP橋接技術(shù)的核心是IP橋(IP_bridge)的設(shè)計(jì)與實(shí)現(xiàn)。IP_bridge是主控制器與各IP核協(xié)處理器的連接橋梁,同時(shí)也是各IP核協(xié)處理器與專用雙端口存儲(chǔ)器的連接橋梁。

2.1 IP橋接技術(shù)設(shè)計(jì)原理

IP_bridge是IP橋接技術(shù)設(shè)計(jì)與實(shí)現(xiàn)的核心,是主控制器與各IP核協(xié)處理器,以及各IP核協(xié)處理器與專用雙端口存儲(chǔ)器之間的連接橋梁。為實(shí)現(xiàn)這一目的,IP_bridge需完成以下功能:IP核選擇參數(shù)譯碼;不同IP核與同一數(shù)據(jù)處理區(qū)的動(dòng)態(tài)可重構(gòu);根據(jù)IP選擇參數(shù),配置選定IP核控制指令與運(yùn)行時(shí)鐘。

在IP_bridge滿足上述設(shè)計(jì)要求的前提下,IP橋接技術(shù)具體設(shè)計(jì)原理可作如下表述:將各IP核與IP_bridge、dual_ramx(雙端口存儲(chǔ)區(qū))整合為系統(tǒng)的一個(gè)密碼算法IP核重構(gòu)模塊,模塊輸入為系統(tǒng)輸出數(shù)據(jù)、地址、讀/寫使能、系統(tǒng)時(shí)鐘與IP時(shí)鐘、IP控制指令與IP選擇參數(shù),輸出為 IP核處理完成數(shù)據(jù)與協(xié)處理器運(yùn)行狀態(tài)標(biāo)識(shí)。

在系統(tǒng)對(duì)某一IP核功能進(jìn)行調(diào)用時(shí),密碼算法IP核重構(gòu)模塊按如下步驟進(jìn)行操作:a.根據(jù)系統(tǒng)的輸入地址與讀/寫使能,將輸入的待處理數(shù)據(jù)存儲(chǔ)于 dual_ramx中;b.IP橋譯碼IP選擇參數(shù),重構(gòu)選定IP核控制指令為輸入的IP控制指令,dual_ramx為選定IP核數(shù)據(jù)處理區(qū).c.選定 IP核將duaLramx中數(shù)據(jù)讀入IP核內(nèi)部,根據(jù)IP控制指令,完成數(shù)據(jù)處理;d.選定IP核將已處理數(shù)據(jù)輸出到dual_ramx中,置相應(yīng)狀態(tài)完成信號(hào)為有效.e.系統(tǒng)判斷狀態(tài)信號(hào)有效,通過dual_ramx將處理完成數(shù)據(jù)讀出,完成IP功能調(diào)用。

與本文第一部分中方法二相比較,IP橋接技術(shù)增加了IP_bridge對(duì)選定IP核重構(gòu)數(shù)據(jù)處理區(qū)與控制指令這一過程。該設(shè)計(jì)可以實(shí)現(xiàn)不同IP核與 dual_ramx的動(dòng)態(tài)重構(gòu),通過引入IP橋,對(duì)IP核調(diào)用指令進(jìn)行解釋,進(jìn)而配置被調(diào)用IP核的地址、數(shù)據(jù)、指令與時(shí)鐘等各種接口信號(hào),完成系統(tǒng)對(duì) IP核的功能調(diào)用。不同IP核與同一數(shù)據(jù)處理區(qū)的動(dòng)態(tài)可重構(gòu)可以有效節(jié)省片內(nèi)存儲(chǔ)資源,提高存儲(chǔ)區(qū)利用效率。

采用IP橋接技術(shù)實(shí)現(xiàn)密碼算法多IP核集成,不僅可能節(jié)省系統(tǒng)資源消耗,在密碼服務(wù)提供方面也具有一定優(yōu)勢(shì)。密碼服務(wù)通常是一個(gè)有序的過程,在提供密碼服務(wù)時(shí),由于減少了在不同IP專用數(shù)據(jù)處理區(qū)之間的數(shù)據(jù)轉(zhuǎn)移操作,因而可以有效提高系統(tǒng)對(duì)數(shù)據(jù)的處理效率。例如,在完成一次簽名服務(wù)時(shí),一般先對(duì)簽名數(shù)據(jù)進(jìn)行雜湊值運(yùn)算,再調(diào)用公鑰密碼算法對(duì)雜湊結(jié)果進(jìn)行簽名,完成對(duì)簽名數(shù)據(jù)的簽名服務(wù)。在這一過程中,將簽名服務(wù)作為一個(gè)完整的基本服務(wù)功能進(jìn)行調(diào)用,系統(tǒng)將簽名數(shù)據(jù)寫入dual_ramx后,僅需完成對(duì)IP選擇參數(shù)的配置與完成信號(hào)的判斷操作,便可實(shí)現(xiàn)數(shù)據(jù)簽名,極大地簡(jiǎn)化了系統(tǒng)在向外提供密碼服務(wù)時(shí)的軟件控制過程,提高了服務(wù)的完成效率。相比較于方法二,所要完成的密碼服務(wù)越復(fù)雜,這一優(yōu)勢(shì)越明顯。

2.2 IP橋接技術(shù)具體實(shí)現(xiàn)

以2.1中IP橋接技術(shù)設(shè)計(jì)原理為指導(dǎo),本文在一個(gè)8位SoC系統(tǒng)上實(shí)現(xiàn)了TDES、SHA1、RSA三個(gè)IP核的系統(tǒng)集成設(shè)計(jì)。為簡(jiǎn)化 IP_bridge設(shè)計(jì),三個(gè)IP核的數(shù)據(jù)位寬均統(tǒng)一為32位,執(zhí)行頻率統(tǒng)一為50 MHz。圖1為密碼算法IP核重構(gòu)區(qū)RTL圖。

如圖1所示,密碼算法IP核重構(gòu)區(qū)由TDES、SHA1、RSA三個(gè)IP核與IP_bridge、asis_ramx共同構(gòu)成,根據(jù)輸入的控制參數(shù),完成同一雙端口存儲(chǔ)區(qū)與不同IP核之間的動(dòng)態(tài)重構(gòu)。其輸入輸出如表1所列。

來源:中華電子網(wǎng)


微信掃描分享本文到朋友圈
掃碼關(guān)注5G通信官方公眾號(hào),免費(fèi)領(lǐng)取以下5G精品資料
  • 1、回復(fù)“YD5GAI”免費(fèi)領(lǐng)取《中國移動(dòng):5G網(wǎng)絡(luò)AI應(yīng)用典型場(chǎng)景技術(shù)解決方案白皮書
  • 2、回復(fù)“5G6G”免費(fèi)領(lǐng)取《5G_6G毫米波測(cè)試技術(shù)白皮書-2022_03-21
  • 3、回復(fù)“YD6G”免費(fèi)領(lǐng)取《中國移動(dòng):6G至簡(jiǎn)無線接入網(wǎng)白皮書
  • 4、回復(fù)“LTBPS”免費(fèi)領(lǐng)取《《中國聯(lián)通5G終端白皮書》
  • 5、回復(fù)“ZGDX”免費(fèi)領(lǐng)取《中國電信5GNTN技術(shù)白皮書
  • 6、回復(fù)“TXSB”免費(fèi)領(lǐng)取《通信設(shè)備安裝工程施工工藝圖解
  • 7、回復(fù)“YDSL”免費(fèi)領(lǐng)取《中國移動(dòng)算力并網(wǎng)白皮書
  • 8、回復(fù)“5GX3”免費(fèi)領(lǐng)取《R1623501-g605G的系統(tǒng)架構(gòu)1
  • 本周熱點(diǎn)本月熱點(diǎn)

     

      最熱通信招聘

      最新招聘信息

    最新論壇貼子