無線基礎(chǔ)設施FPGA供應商賽靈思公司(Xilinx,Inc. (NASDAQ:XLNX)表示,與射頻算法開發(fā)商Multiple Access Communications (MAC) Ltd公司合作推出了基于Xilinx System Generator for DSP工具的TD-SCDMA數(shù)字前端(DFE)參考設計解決方案。新推出的參考設計解決方案可大大縮短TD-SCDMA DFE射頻應用中復雜數(shù)字算法的開發(fā)時間。
TD-SCDMA DFE參考設計支持每天線多達6個載波,并提供靈活的中頻輸入或輸出。數(shù)字上變頻器(DUC)的性能亮點包括:EVM為1.6%RMS,相鄰信道泄漏比(ACLR)>80dB,占用帶寬>99.9%。數(shù)字下變頻器(DDC)模塊提供相鄰信道選擇性(ACS)> 75dB, 隔離(blocking)>80dB 以及信號路徑延遲低至僅14.9微秒。此外,TD-SCDMA DFE參考設計解決方案包括參考設計實例、全速工作演示以及全面的IP庫(包括針對數(shù)字上變頻器(DUC)和數(shù)字下變頻器(DDC)功能而優(yōu)化的System Generator IP模塊)。利用這一參考設計解決方案,用戶可構(gòu)建適用于多種基站配置的3GPP兼容DFE設計。
TD-SCDMA DFE參考設計解決方案基于賽靈思Virtex TM-4平臺FPGA,該方案提供了較低的單信道成本(cost-per-channel)。此外,Virtex平臺FPGA支持現(xiàn)場升級能力,從而使基站能夠更容易適應不斷演化的技術(shù)和標準。
TD-SCDMA DFE參考設計解決方案一方面為開發(fā)人員減少了設計風險。IP庫中隱含的信號處理功能,可保證滿足3GPP的標準,對IP庫用戶來說,這些功能的復雜性被隱藏起來,因此方便他們迅速上手�?紤]到每小區(qū)單載波單天線到6載波8天線的多種天線和載波配置的復雜性,使用這一方法可使開發(fā)人員節(jié)約數(shù)月/人的算法開發(fā)時間和數(shù)年/人的硬件開發(fā)時間。
中國TD-SCDMA技術(shù)論壇秘書長陳昊飛博士表示,對賽靈思TD-SCDMA DFE參考設計解決方案進行評估之后,在開發(fā)從單載波到多載波多種不同配置的、兼容TD-SCDMA標準的無線基站產(chǎn)品時,它將縮短企業(yè)的產(chǎn)品面市時間。